嵌入式系统实验室Ⅱ定位为:
嵌入式系统实验室Ⅱ面积135平米,于2019年春季学期投入使用。主要承担全校大一大二大三本科生数字电子技术实验和电子工艺实习硬件设计教学任务。配备了电子仿真工作站、任意函数发生器、数字万用表、双通道示波器及FPGA开发板。通过在本实验室的学习,学生能够熟悉并掌握硬件设计流程,掌握逻辑电路的设计方法,掌握FPGA应用及其编程语言。了解电子产品硬件开发流程,掌握电路仿真及使用软件画电路原理图。
承担课程: 电子工艺实习实训、数字电子技术实验
开设实验项目:
组合逻辑电路实验
时序逻辑电路实验
基于Multisim的仿真实验
使用Verilog语言编写FPGA应用
基于Pspice的电路设计及仿真
基于Cadence的电路原理图绘制